英業達自研晶片IP 獲兩IC設計大廠採用

英業達(2356)近年投入研發自製晶片IP,並於今年第一季正式發表「VectorMeshTM」嵌入式神經網絡處理器,以低功耗、高效能、高彈性架構三大優勢吸引 IC 設計產業高度關注,今年下半年更正式與兩家IC設計大廠簽約合作導入,取得在相關產品領域市占的前三大。英業達亦期延續這股動能,推展IP商品化持續進軍市場,為明年營運增添新成長力道。

已與英業達簽約的兩大IC設計大廠,分別選用「MinimaTM」及「ParvaTM」系列,並應用於透過AI進行影像辨識及特殊數學運算類型等兩項終端產品服務上。

英業達練功5年,於今年公開發表的「VectorMeshTM」,依終端應用所需的算力大小,分為「MinimaTM」、「ParvaTM」、「MagnaTM」三大系列。英業達資深副總陳維超表示,邏輯閘數(Gate count)在相同製程條件與相同運算能力下,體積能做到比同業小四倍,進而使終端產品實現更低成本、低功耗的目標,相當具有競爭力。

陳維超進一步指出,「VectorMeshTM」除了可達到高效能、低功耗外,結合從模型訓練、設計及SoC整合,到晶片量產階段,其一站式且客製化設計的IP導入與整合服務,更能解決IC設計公司的痛點。

以「ParvaTM」為例,針對目前需求火熱的人型物件偵測應用,可輕易達到30 fps回報率,且模型客製化需求僅需兩周到一個月的時程,即可導入產品整合測試,在AI邊緣運算領域中,為追求極低成本及能快速搶攻市場的卓越解決方案。

廣告

展望明年,英業達AI晶片設計處處長徐國翰表示,英業達除將持續開發終端算力更大的 「MagnaTM」IP 系列,使PPA(功耗、性能及面積)更具競爭力,也將持續關注市場趨勢,深化一站式的IP導入與整合服務,含括將整合所需的相關Toolchain朝全自動化發展,使IC設計公司在取得英業達技術後,隨時在線使用開發,縮短交叉驗證時間,加速產品上市時程、搶占市場先機。

更多中時新聞網報導
勞動部發錢 「這群人」限定 符合資格最高領3+3萬 雇主也OK!
爸爸要求接麵線攤...他卻想當台積電技術員 網友反應一面倒
繳60元停車費爽中千萬大獎 幸運發票開在這裡