《半導體》智原研發IP,獲聯電28奈米製程驗證

【時報記者施蒔穎台北報導】IC設計服務廠智原 (3035) 昨日宣布,自行開發的V-by-One HS實體層(PHY)和控制器IP,已於聯電28奈米HPCU製程通過驗證,可實現絕佳的視覺體驗於車用資訊娛樂系統、車用攝影系統、及超高畫質電視螢幕等熱門產品。

智原指出,藉由和世界級面板大廠十多年的合作經驗(開發項目包含LVDS IP、T-Con ASIC等),進而累積高速影像介面的系統知識。

在製程邁入40奈米以及28奈米後,智原致力將V-by-One HS IP應用在晶片到晶片之間的高頻寬影像傳輸,相較舊有的LVDS方案提供螢幕更高解析度的影像顯示。此外,針對高速傳輸訊號的品質改善及抗干擾能力,智原藉由優化設計架構以補償系統內的資料傳輸損耗。

智原科技總經理王國雍表示,智原在IP開發策略上,將高頻寬資料傳輸做為其中一項重點。而這項高速影像傳輸IP,符合最新1.4版V-by-One HS標準規範,支援4 Gbps高速傳輸於TX端與RX端。

王國雍進一步表示,智原提供ASIC業界最完整的影像傳輸介面IP解決方案,包括LVDS、Sub-LVDS、MIPI、與V-by-One。未來將延續在0.13微米與40奈米V-by-One IP的成功經驗,有信心進一步結合28奈米製程,在顯示裝置市場取得商機。